Аннотация

In this work we present a newly developed TDC (Time-to-Digital Converter) board in the VME-32 standard. The 32-channel TDC board is based on a single FPGA Altera Cyclone III chip. The main parameters of the TDC are as follows: a resolution of 1.19 ns, a dead time of 4.76 ns, and a maximal time interval of 19 504 ns.

Язык оригиналаанглийский
Номер статьи08025
Число страниц9
ЖурналJournal of Instrumentation
Том12
Номер выпуска8
DOI
СостояниеОпубликовано - 31 авг 2017

Fingerprint Подробные сведения о темах исследования «A 32-channel 840Msps TDC based on Altera Cyclone III FPGA». Вместе они формируют уникальный семантический отпечаток (fingerprint).

Цитировать